| パワーモジ | ュールの打 | <b>妾合部での</b> |
|-------|-------|--------------|
| 信頼性設計 | 技術    |              |

福本晃久\* 伊藤悠策\*\*田中 陽\* 小林 浩\*\*花田隆一郎\*

Reliability Design Technologies for Bonding Region of Power Modules Akihisa Fukumoto, Yo Tanaka, Ryuichiro Hanada, Yusaku Ito, Hiroshi Kobayashi

## 要 旨

近年,パワーエレクトロニクスの応用がますます広がり を見せており,電力変換システムの進化軸として例えば高 出力密度化(体積縮小),長寿命化等が期待されている。

電力変換システムのキーコンポーネントの1つであるパ ワーモジュールは、その内部で半導体素子、絶縁回路基 板、端子等の構成部材が電気的かつ機械的に接続されてい る。よって、パワーモジュールの内部には種々の接合部が 存在する。高出力密度化、長寿命化のためには、パワーモ ジュールの接合部での信頼性設計のための技術が鍵になる。

パワーモジュールの接合部の中でも、半導体素子と配線 ワイヤとの接合部(ワイヤ接合部),及び半導体素子と絶縁 回路基板との接合部(ダイボンド部)は,発熱源である半導 体素子と最近接しているために熱応力の影響が顕著であり, 信頼性設計のための破壊メカニズム調査が特に重要となる。

今回は、ワイヤ接合部及びダイボンド部での信頼性設計 に向けた破壊メカニズム調査の結果について述べる。ワイ ヤ接合部に関して、材料物性値とクラック進展部位との相 関を調査し、信頼性設計の指針を得た。ダイボンド部に関 して、はんだ接合部、焼結Ag(銀)接合部で接合層の鉛直 方向にクラックが発生するモードに着目し、これまでに研 究例の少なかったこのモードの破壊メカニズム調査を行い、 信頼性設計の指針を得た。



#### パワーモジュールの接合部での信頼性設計に向けた破壊メカニズム調査

パワーモジュール断面に示されるのは,一般的なパワーモジュール構造である。ワイヤ接合部,ダイボンド部では大きな温度変化が繰り返し 生じることで損傷が生じ,パワーモジュールの特性に規定の影響が及んだ時点でモジュールは寿命となる。ワイヤ接合部,ダイボンド部の信頼 性設計技術に向けて,各接合部の破壊メカニズム調査を行った。

## 1. まえがき

電力変換システムの進化の方向として高出力密度化(体 積縮小),長寿命化等が期待されている。電力変換システ ムのキーコンポーネントであるパワーモジュールに注目す ると,パワーモジュール内部には種々の接合部が存在して おり,それらの接合部の信頼性設計技術がシステムの高出 力密度化,長寿命化を実現するための鍵となる。

パワーモジュールの接合部の中でも、半導体素子と配線 ワイヤとの接合部(ワイヤ接合部),及び半導体素子と絶縁 回路基板との接合部(ダイボンド部)は、半導体素子と最 近接しているために大きな温度変化に繰り返しさらされる。 本稿ではワイヤ接合部とダイボンド部に着目し、まずは破 壊メカニズムに関する基礎研究の結果を示し、次に破壊メ カニズムの知見から導き出される信頼性設計の指針につい て述べる。

# 2. ワイヤ接合部

## 2.1 ワイヤ接合部の破壊メカニズム

ワイヤ接合部の信頼性を考える上で重要となるのは、ワ イヤの材料特性(1)と、被接合部材の半導体素子に形成され た電極(チップ電極)の材料特性(2)であることが明らかに なっている。封止材としてゲルを用いた場合,通常は,図1 に示すようにワイヤ中をクラックが進展するモード(ワイ ヤクラックモード)が見られる。しかしワイヤ、チップ電 極の構成を変えて検討を進めるうちに、構成次第ではチッ プ電極中をクラックが進展するモード(電極クラックモー ド)が確認された。そこで、ワイヤの引張強さ(MPa)を チップ電極のインデンテーション硬さ(MPa)で除した無 次元の値(ワイヤ引張強さ/電極硬さ相対比)をもとにデー タ整理した。ワイヤの引張強さを用いる理由は、データ取 得の容易さによる。チップ電極に関してインデンテーショ ン硬さを用いる理由は、チップ電極のような薄膜に対して 引張試験を実施することは容易でなく、ゆえに強さと相関 のある物理量である硬さを仮に指標とした。すると、ワイ ヤ引張強さ/電極硬さ相対比の一定値を境にワイヤクラッ クモードと電極クラックモードが切り替わった<sup>(2)</sup>。チップ 電極がワイヤに比べて十分に強い場合はワイヤが最弱部と なるためにワイヤ中をクラックが進展し、一方で電極のワ イヤに対する強さが十分でないと最弱部がチップ電極とな るためにチップ電極中をクラックが進展すると考えられる。

### 2.2 ワイヤ接合部の信頼性設計技術

ワイヤとチップ電極の構成を変えて信頼性試験を実施し た結果を図2<sup>(2)</sup>に示す。図はワイヤ破断寿命とワイヤ引張 強さ/電極硬さ相対比との相関を示しており,あるワイヤ 引張強さ/電極硬さ相対比でワイヤ破断寿命が極大になっ ている(サンプルII)。また,破壊モードは図に示すとおり, サンプル I がワイヤクラックモード,サンプル II, Ⅲが電 極クラックモードであった。チップ電極がワイヤに比べて 十分強い場合,すなわちワイヤクラックモードが生じる場 合はワイヤを高強度化するほど寿命が延びるが,ワイヤ強 度を高くしすぎると電極クラックモードになるため寿命が 減少に転じると解釈できる。

この結果をもとに、ワイヤ接合部の信頼性設計手法を開発した<sup>(1)</sup>。この手法は、ワイヤクラックモードを前提とする。検討の結果、ワイヤクラックモードが生じる条件下では、図3に示すように、ワイヤ素線の引張強さと高速ヒートサイクル試験によって得たワイヤ破断寿命との間に正の相関が確認された。図のような検量線を1度作成しておけば、次回以降に新たな種類のワイヤを検討する際は、ワイ



図1. ワイヤクラックモードの例







図3. ワイヤ破断寿命とワイヤ引張強さの相関

ヤ素線の引張試験を行うだけでワイヤ接合部の寿命推定が できる。パワーモジュールの信頼性設計にこの手法を適用 することで,サンプル試作や信頼性試験の実施回数を低減 できるため,開発期間を大幅に短縮できる。

#### 3. ダイボンド部

この章では、ダイボンド材料の例として鉛フリーはんだ(Sn-Ag-Cu-Sb系)、及び焼結Agを取り上げる。焼結 Ag接合は、パワー半導体素子の高温動作に対応できる高 耐熱・高耐久接合技術である<sup>(3)</sup>。

#### 3.1 鉛フリーはんだ接合部

# 3.1.1 はんだ接合部の破壊メカニズム

はんだ接合部の破壊メカニズムは大きく2種類あり,接 合層の端部から水平にクラックが進展するモード(水平方 向破壊)と,接合層のランダムな箇所から鉛直方向にク ラックが発生するモード(鉛直方向破壊)が知られている。 この2つの破壊モードは,基板の熱膨張率(CTE)に依存 して切り替わる<sup>(4)</sup>。図4に信頼性試験後の評価用サンプ ルの透過X線像を示す。図4(a)のサンプルは基板として低 CTEのCu/インバー/Cu(1:2:1)基板を用いてお り鉛直方向破壊が生じている。図4(b)のサンプルは基板と して高CTEのCu基板を用いており水平方向破壊が生じて いる。

次にSn-Ag-Cu-Sb系はんだの鉛直方向破壊メカニズ ムの調査結果を述べる<sup>(4)</sup>。**図5**は信頼性試験後の評価用サ ンプルの断面観察像である。はんだ接合部には接合部を鉛 直方向に貫通するようなクラックが発生していた(**図5**の 左下)。また,新たに微小な破壊箇所を形成している箇所 では,大きさが数µmから数10µmの微小なボイドが複数 個形成されていることが分かった(**図5**の右下)。

図6は信頼性試験前後に評価用サンプルのはんだ接合部 の断面を電子線後方散乱回折法(EBSD)によって分析した 結果である。ここで、EBSDとは観察対象となるサンプル の表面での結晶方位をマッピングする手法である。図6(a) ははんだ接合直後の評価用サンプルの断面EBSD分析結果 である。はんだ接合部は、観察領域が2つの結晶粒で占め られており、接合時にはんだが一様な方位で凝固した組織 であることが分かる。なお、分析結果に表れた棒状に見え る物質は、Ag<sub>3</sub>Snの析出物である。図6(b)は信頼性試験後 の評価用サンプルの断面EBSD分析結果である。信頼性試 験中に繰り返し熱応力が発生したことで、はんだ組織が動 的回復によってサブグレインを生じ、その後粒界の角度が 大きくなることで結晶粒界が形成されたと考えている。ま た、初期に生じたAg<sub>3</sub>Snとは異なる合金相(IMC)が試験 中に凝集したことも分かった。図6(b)に示すEBSDの分析 結果から、はんだ組織中の結晶粒界やIMC周囲が微小な ボイドの発生位置であることが分かった。はんだ接合部の



図4. はんだ接合部の破壊モードを示す透過X線像



図5. 信頼性試験後の評価用サンプルの断面観察像





鉛直方向破壊ははんだ組織中の結晶粒界やIMC周囲に発 生した微小ボイドが成長又は連結することで接合部を鉛直 方向に貫通するような破壊に至る機構であると考える。

### 3.1.2 はんだ接合部の信頼性向上指針

はんだ組織に多数の粒界が生じたり,粗大IMCが析出 したりすると,それらの微細構造から微小ボイドが生じ, 鉛直方向破壊の原因となる。ゆえに信頼性向上のためには はんだ組織での結晶粒界の生成を低減し,はんだ接合直後 の凝固組織(図6(a))をいかに保つかが重要となる。

### 3.2 焼結Ag接合部

#### 3.2.1 焼結Ag接合部の破壊メカニズム

焼結Ag接合部も,はんだ接合部と同様に水平方向破壊と 鉛直方向破壊の両方が起こる。本稿では焼結Ag接合部の鉛 直方向破壊についてメカニズムの調査結果を述べる<sup>(5)(6)</sup>。 図7は評価用サンプルの超音波顕微鏡(SAM)像及び断面 観察像である。図7(a)は初期のSAM像であり,半導体素 子の箇所は一様な黒色である。しかし信頼性試験後は,





図8. 焼結Ag接合部の過渡熱抵抗解析

図7(b)に示すように焼結Ag接合部のランダムな箇所が白 色となっている。白色領域の断面観察によって、図7(c)の ような鉛直方向へのクラック進展と水平方向へのクラック 進展が複合した破壊モードが確認された。破壊箇所では、 絶縁回路基板のCuパターンが焼結Agとの界面でうねりを 生じており、うねりの凹部でクラックが生じることが分 かった。

## 3.2.2 焼結Ag接合部の信頼性設計指針

図7(c)の破壊モードについて、パワーモジュールの特性 への影響が未知であったため熱抵抗を調査した<sup>(6)</sup>。熱抵抗 の調査には過渡熱抵抗解析と呼ばれる手法を用いた<sup>(7)</sup>。こ の手法では、実験的に取得される冷却曲線をもとに、構造 関数と呼ばれるプロットを算出する。構造関数は、サンプ ルの構成部材が損傷し熱抵抗値が増加したときに、図8(a) のようにグラフ上で右方にずれる特徴を持つ。図8(b)は焼 結Ag接合部を持つ評価用パワーモジュールのパワーサイ クル試験中に過渡熱抵抗解析を実施し、任意のサイクル数 での構造関数を同時にプロットした結果である。この結果 から、初期(0 cyc.)から試験終了(140kcyc.)までの間に構 造関数はほぼ変化しておらず、評価用パワーモジュールの 熱抵抗は有意な変化をしていないことが明らかになった。 パワーサイクル試験後には断面観察を実施しており、図7(c) に示されるのと同様の鉛直・水平方向へのクラック進展が 確認された。すなわち、この破壊モードは焼結Ag接合部 の熱抵抗に対して影響が軽微であることが確認できた。こ の手法は、任意のパワーモジュールの焼結Ag接合部での 信頼性設計指針の1つとなる。

## 4. む す び

パワーモジュールのワイヤ接合部に関して,クラックの 進展部位を調査し,その結果をもとに信頼性設計方法を開 発し,更に信頼性設計の指針を得た。ダイボンド部に関し て,はんだ接合部,焼結Ag接合部で鉛直方向にクラック が発生するモードの破壊メカニズム調査を行い,その結果 をもとに信頼性設計や信頼性向上の指針を得た。今後もパ ワーモジュールの接合部における信頼性設計技術の開発を 通じて電力変換システムの高出力密度化,長寿命化に貢献 する。

本稿の一部は国立研究開発法人新エネルギー・産業技術 総合開発機構(NEDO)の助成を受けたものである。

## 参考文献

- (1) 伊藤悠策, ほか:パワーモジュールにおけるワイヤ 接合部の簡易寿命推定手法の開発, Mate2016, 79 (2016)
- (2) 花田隆一郎, ほか:パワーモジュールにおけるワイ ヤ接合部の温度サイクル寿命と破壊モードの関係, Mate2017, 205 (2017)
- (3) 日野泰成, ほか:高耐熱パワー半導体モジュール パッケージング要素技術, 三菱電機技報, 88, No. 5, 313~316 (2014)
- (4) 田中 陽, ほか: 鉛フリーはんだ接合部の鉛直方向割 れ耐性評価, Mate2016, 135 (2016)
- (5) 福本晃久, ほか:パワーモジュールの焼結Ag 接合 部の破壊メカニズムに関する調査, Mate2016, 125 (2016)
- (6) 福本晃久, ほか:パワーモジュールのチップ下接
  合層における鉛直方向破壊と熱抵抗との相関調査, Mate2017, 23 (2017)
- (7) Transient Dual Interface Test Method for the Measurement of the Thermal Resistance Junction to Case of Semiconductor Devices with Heat Flow Through a Single Path, JESD51-14 (2010)